LVDS测试介绍,LVDS眼图测试,LVDS时钟测试
- 供应商
- 北京淼森波信息技术有限公司
- 认证
- 联系电话
- 18601085302
- 手机号
- 18601085302
- 联系人
- 邓经理
- 所在地
- 北京市海淀区永泰庄北路1号天地邻枫2号楼A座B101
- 更新时间
- 2024-12-02 07:28
一、lvds组成
lvds 信号传输一般由三部分组成:差分信号发送器,差分信号互联器,差分信号接收器。
差分信号发送器:将非平衡传输的ttl 信号转换成平衡传输的lvds 信号。
差分信号接收器:将平衡传输的lvds 信号转换成非平衡传输的ttl 信号。
差分信号互联器:包括联接线(电缆或者pcb 走线),终端匹配电阻。按照ieee 规定 ,电阻为100 欧。我们通常选择为100,120 欧。
二、lvds信号电平特性 (电流驱动--电压接收--共模电压由0-2.4v直流偏置,典型为1.2v--差模电压:350mv由驱动电流提供-)
lvds 物理接口使用1.2v 偏置电压作为基准(共模直流电压),提供大约350mv 摆幅(差模电压)。
lvds 驱动器由一个驱动差分线对的电流源组成(通常电流为3.5ma),
lvd s 接收器具有很高的输入阻抗,因此驱动器输出的电流大部分都流过10 0 Ω 的匹配电阻,并在接收器的输入端产生大约350mv的电压。
电流源为恒流特性,终端电阻在100 ――120 欧姆之间,则电压摆动幅度为:3.5ma * 100 = 350mv ;3.5ma *120 = 420m v 。
由逻辑“0 ”电平变化到逻辑“1 ”电平是需要时间的。
由于lvds 信号物理电平变化在0 。85――1 。55v 之间,其由逻辑“0”电平到逻辑“1 ”
电平变化的时间比ttl 电平要快得多,所以lvds 更适合用来传输高速变化信号。其低压
特点,功耗也低
三、抗干扰性:
0--1电平表示:当输出v+=350ma电流,v-=0ma电流--那么输出的为高电平(在接收端的匹配电阻转换为电压值350mv),反之为低电平
摆幅vod=共模差值350mv
在实际线路传输中,
v+总电流=a(交流350ma)+d(直流1.2v/100=12ma)-----当然了,zui主要的还是差模电压的交流信号
v-总电流=a(交流 0ma)+d(直流1.2v/100=12ma)-----当然了,zui主要的还是差模电压的交流信号
差值--(在100欧姆上的电压)=[(350+12)-(0+12)]*100=0.35*100=0.35v=350mv
线路存在干扰,并且同时出现在差分线对上,
v+总电流=a(交流350ma)+d(直流1.2v/100=12ma)+g(干扰8ma)-----当然了,zui主要的还是差模电压的交流信号
v-总电流=a(交流0ma)+d(直流1.2v/100=12ma)+g(干扰8ma)-----当然了,zui主要的还是差模电压的交流信号
差值--(在100欧姆上的电压)=[(350+12+8)-(0+12+8)]*100=0.35*100=0.35v=350mv(由于干扰是加在差分线上的所以相等抵消了)噪声被抑止掉。
上述可以形象理解差分方式抑止噪声的能力。在实际芯片中,是在噪声容限内,采用“比较”及“量化”来处理的。
lvds 接收器可以承受至少±1v 的驱动器与接收器之间的地的电压变化。由于lvds
驱动器典型的偏置电压为+1.2v,地的电压变化、驱动器偏置电压以及轻度耦合到的噪声之
和,在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2v~+2.2 v 。
建议接收器的输入电压范围为:0v~+2.4v
四、耦合方式---ac(交流)--dc(直流)
直流耦合方式:---耦合电容---匹配电阻--
由于在接收器的输入端相对于接收器的地是共模电压。这个共模范围是:+0.2v~+2.2 v
即:直流偏置电压要求不高:+0.2v~+2.2 v都可以---
所以--可以直接使用源端的直流偏置电压--即无论是高速低速--板间、板内-都使用直流耦合方式
但是当---干扰很大的板间---直流偏置不在范围内的则采用交流耦合
交流耦合方式:---耦合电容---匹配电阻--偏置电压
(要加直流偏置电压--v_bias,若芯片内部不提供直流偏置的话要在外面接成这个样子,而不能只是简单的匹配电阻了)
优点:
1、接收器的输入波形将以偏置电压v_bias为中心--这使得接收器件能在器件的点工作---从而能减少抖动和改善性能
2、由于cml和lvpecl并非工业标准。因此对器件的阈值并不硬性规定。假设驱动器和接收器有可能来自不同的厂商,则交流耦合能xi
消除不同厂商的产品之间存在的任何阈值差异造成的影响
3、交流耦合能消除驱动器和接收器之间的任何直流偏置--因此,对于各种技术之间的转换非常有效
4、可以防止连个板卡或两个系统之间出现电位差
应用:总之----交流耦合一般出现在采样信号速率高和cml与lvpecl器件的应用情形中。
如果需要做lvds的一致性测试、眼图测试、故障分析与诊断,请联系我们咨询报价!