第三方防静电检测机构-CNAS&CMA资质认可实验室

供应商
深圳质海检测技术有限公司
认证
检测认证
可靠性测试
材料分析
有害物质
电气安全
安规测试
联系电话
0755-23572571
手机号
18123625672
市场部经理
李工
所在地
深圳市福田区沙头街道天安社区泰然五路10号天安数码城天吉大厦六层6F5(注册地址)
更新时间
2024-05-27 08:30

详细介绍

静电放电(esd: electrostatic discharge),应该是造成所有电子元器件或集成电路系统造成过度电应力(eos:electrical over stress)破坏的主要元凶。

因为静电通常瞬间电压非常高(>几千伏),所以这种损伤是毁灭性和永久性的,会造成电路直接烧毁。所以预防静电损伤是所有ic设计和制造的头号难题。

静电,通常都是人为产生的,如生产、组装、测试、存放、搬运等过程中都有可能使得静电累积在人体、仪器或设备中,甚至元器件本身也会累积静电,当人们在不知情的情况下使这些带电的物体接触就会形成放电路径,瞬间使得电子元件或系统遭到静电放电的损坏(这就是为什么以前修电脑都必须要配戴静电环托在工作桌上,防止人体的静电损伤芯片),如同云层中储存的电荷瞬间击穿云层产生剧烈的闪电,会把大地劈开一样,而且通常都是在雨天来临之际,因为空气湿度大易形成导电通到。

那么,如何防止静电放电损伤呢?

首先当然改变坏境从源头减少静电(比如减少摩擦、少穿羊毛类毛衣、控制空气温湿度等),当然这不是我们讨论的重点。

 讨论的是如何在电路里面设计保护电路,当外界有静电的时候我们的电子元器件或系统能够自我保护避免被静电损坏(其实就是安装一个避雷针)。这也是很多ic设计和制造业者的头号难题,很多公司有专门设计esd的团队,z基本的理论讲起逐步讲解esd保护的原理及注意点,你会发现前面讲的pn结/二极管、三极管、mos管、全都用上了……

以前的专题讲解pn结二极管理论的时候,就讲过二极管有一个特性:正向导通反向截止(不记得就去翻前面的课程),而且反偏电压继续增加会发生雪崩击穿(avalanchebreakdown)而导通,我们称之为钳位二极管(clamp)。

这正是我们设计静电保护所需要的理论基础,我们就是利用这个反向截止特性让这个旁路在正常工作时处于断开状态,而外界有静电的时候这个旁路二极管发生雪崩击穿而形成旁路通路保护了内部电路或者栅极(是不是类似家里水槽有个溢水口,防止水龙 头 忘关了导致整个卫生间水灾)。

那么问题来了,这个击穿了这个保护电路是不是就彻底死了?难道是一次性的?答案当然不是。pn结的击穿分两种,分别是电击穿和热击穿,电击穿指的是雪崩击穿(低浓度)和齐纳击穿(高浓度),而这个电击穿主要是载流子碰撞电离产生新的电子-空穴对(electron-hole),所以它是可恢复的。但是热击穿是不可恢复的,因为热量聚集导致硅(si)被熔融烧毁了。

所以我们需要控制在导通的瞬间控制电流,一般会在保护二极管再串联一个高电阻,另外,大家是不是可以举一反三理解为什么esd的区域是不能formsilicide的?还有给大家一个理论,esd通常都是在芯片输入端的pad旁边,不能在芯片里面,因为我们总是希望外界的静电需要第一时间泄放掉吧, 放在里面会有延迟的(关注我前面解剖的那个芯片pad旁边都有二极管。甚至有放两级esd的,达到双重保护的目的。

在讲esd的原理和process之前,我们先讲下esd的标准以及测试方法,根据静电的产生方式以及对电路的损伤模式不同通常分为四种测试方式: 人体放电模式(hbm:human-body model)、机器放电模式(machinemodel)、元件充电模式(cdm:charge-device model)、电场感应模式(fim:field-induced model),但是业界通常使用前两种模式来测试(hbm, mm)。

一、人体放电模式(hbm)

当然就是人体摩擦产生了电荷突然碰到芯片释放的电荷导致芯片烧毁击穿,秋天和别人触碰经常触电就是这个原因。

业界对hbm的esd标准也有迹可循(mil- std-883c method3015.7,等效人体电容为100pf,等效人体电阻为1.5kohm),或者国际电子工业标准(eia/jesd22-a114-a)也有规定,看你要follow哪一份了。如果是mil-std-883cmethod3015.7,它规定小于<2kv的则为class-1,在2kv~4kv的为class-2,4kv~16kv的为class-3。

二、机器放电模式(mm)

当然就是机器(如robot)移动产生的静电触碰芯片时由pin脚释放,次标准为eiaj-ic-121 method20(或者标准eia/jesd22-a115-a),等效机器电阻为0 (因为金属),电容依旧为100pf。

由于机器是金属且电阻为0,所以放电时间很短,几乎是ms或者us之间。但是更重要的问题是,由于等效电阻为0,所以电流很大,所以即使是200v的mm放电也比2kv的hbm放电的危害大。而且机器本身由于有很多导线互相会产生耦合作用,所以电流会随时间变化而干扰变化。

esd的测试方法类似fab里面的goi测试,指定pin之后先给他一个esd电压,持续一段时间后,然后再回来测试电性看看是否损坏,没问题再去加一个step的esd电压再持续一段时间,再测电性,如此反复直至击穿,此时的击穿电压为esd击穿的临界电压(esdfailure threshold voltage)。

通常我们都是给电路打三次电压(3 zaps),为了降低测试周期,通常起始电压用标准电压的70% esdthreshold,每个step可以根据需要自己调整50v或者100v。

(1)stress number = 3 zaps. (5 zaps, the worst case)

(2)stress step

Δvesd = 50v(100v) for vzap <=1000v
Δvesd = 100v(250v, 500v) for vzap > 1000v

(3)starting vzap = 70% of averaged esd failure threshold (vesd)

另外,因为每个chip的pin脚很多,你是一个个pin测试还是组合pin测试,所以会分为几种组合:i/o-pin测试(inputand output pins)、pin-to-pin测试、vdd-vss测试(输入端到输出端)、analog-pin测试。

1. i/opins

就是分别对input-pin和output-pin做esd测试,而且电荷有正负之分,所以有四种组合:input+正电荷、input+负电荷、output+正电荷、output+负电荷。测试input时候,则output和其他pin全部浮接(floating),反之亦然。

(2)stress step

1. i/opins

3.vdd-vss之间静电放电

静电放电发生在pin-to-pin之间形成回路,但是如果要每每两个脚测试组合太多,因为任何的i/o给电压之后如果要对整个电路产生影响一定是先经过vdd/vss才能对整个电路供电,所以改良版则用某一i/o-pin加正或负的esd电压,其他所有i/o一起接地,但是输入和输出同时浮接(floating)。


4.analog-pin放电测试

因为模拟电路很多差分比对(differential pair)或者运算放大器(opamp)都是有两个输入端的,防止一个损坏导致差分比对或运算失效,所以需要单独做esd测试,当然就是只针对这两个pin,其他pin全部浮接(floating)。


esd的原理和测试部分就讲到这里了,下面接着讲process和设计上的factor随着摩尔定律的进一步缩小,器件尺寸越来越小,结深越来越浅,gox越来越薄,所以静电击穿越来越容易,而且在advance制程里面,silicide引入也会让静电击穿变得更加尖锐,所以几乎所有的芯片设计都要克服静电击穿问题。


第三方防静电检测机构,CNAS&CMA资质认可

展开全文

我们其他产品
我们的新闻
咨询 在线询价 拨打电话