ddr3时钟测试,si分析服务测试
4.ddr3新增zq校准功能:zq也是一个新增的脚,在这个引脚上接有一个240欧姆的低公差参考电阻。这个引脚通过一个命令集,通过片上校准引擎(on-diecalibrationengine,odce)来自动校验数据输出驱动器导通电阻与odt的终结电阻值。当系统发出这一指令后,将用相应的时钟周期(在加电与初始化之后用512个时钟周期,在退出自刷新操作后用256个时钟周期、在其他情况下用64个时钟周期)对导通电阻和odt电阻进行重新校准。
5.参考电压分成两个:在ddr3系统中,对于内存系统工作非常重要的参考电压信号vref将分为两个信号,即为命令与地址信号服务的vrefca和为数据总线服务的vrefdq,这将有效地提高系统数据总线的信噪等级。
------------------------------------
DDR3时钟测试,SI分析服务测试,,