ddr测试,开放式硬件实验室
ddr3相较于ddr2而言主要有如下几个特点:
1.突发长度(burst length,bl):由于ddr3的预取为8bit,所以突发传输周期(burstlength,bl)也固定为8,而对于ddr2和早期的ddr架构系统,bl=4也是常用的,ddr3为此增加了一个4bit burstchop(突发突变)模式,即由一个bl=4的读取操作加上一个bl=4的写入操作来合成一个bl=8的数据突发传输,届时可通过a12地址线来控制这一突发模式。而且需要指出的是,任何突发中断操作都将在ddr3内存中予以禁止,且不予支持,取而代之的是更灵活的突发传输控制(如4bit顺序突发)。
2.寻址时序(timing):就像ddr2从ddr转变而来后延迟周期数增加一样,ddr3的cl周期也将比ddr2有所提高。ddr2的cl范围一般在2~5之间,而ddr3则在5~11之间,且附加延迟(al)的**也有所变化。ddr2时al的范围是0~4,而ddr3时al有三种选项,分别是0、cl-1和cl-2。另外,ddr3还新增加了一个时序参数-写入延迟(cwd),这一参数将根据具体的工作频率而定。
![](https://img2.11467.com/2023/04-21/1925653302.jpg)
------------------------------------
DDR测试,开放式硬件实验室,,